打印本文 打印本文 关闭窗口 关闭窗口

索尼为“网络摄录放一体机”开发低耗电大规模集成电路

作者:未知 文章来源:索尼官网 点击数 更新时间:2001-2-13 8:36:35 文章录入:贯通日本语 责任编辑:贯通日本语

索尼公司8月20日宣布开发出在新格式摄像机“网络摄录放一体机”中即将使用的带DRAM MPEG CODEC 大规模集成电路(以下简称LSI)[CXD2890] 和摄像信号处理LSI [CXD1451]。

    索尼公司十分重视半导体在其电子产品中的价值,并通过增加设计和生产能力不断发展半导体事业。索尼的各事业部和半导体部门共同设计和开发了在数码摄像机等民用电子产品中的重要部件之一的LSI。 

    由于采用了0.18um DRAM 逻辑处理电路技术,[CXD2890] 及 [CXD1451] 能够在逻辑电路和DRAM上加1.5伏电压,使芯片和能量消耗变得更小。

    [CDX2890] 是一种带48兆DRAM的MPEG 信号处理LSI。它能以1.5伏的驱动电压对MPEG2格式的数据进行即时编码和解码。在编码模式下,它的耗电量仅为170mW。
 
    [CXD1451] 是一种对摄像机信号进行处理的LSI。它能将从CCD转换出来的相机信号集成到一个带有12兆DRAM的芯片内。这样,它就能在1.5伏的电压下工作,并在录像模式下将耗电量减少到约300mW。

    这两个新开发的LSI是索尼计划于2001年10月向日本市场推出的“网络摄录放一体机” [DCR-IP7] 中的重要部件。

【产品主要特点】
CXD2890                         CXD1451
功能 MPEG2 编码解码;           单芯片摄像信号处理
DRAM 48M bit                    12M bit 
门限 1500K                      1850K
驱动电压 逻辑:1.5VDRAM:1.5V   逻辑:1.5VDRAM:1.5V
处理方式 0.15um DRAM 逻辑处理   0.18um DRAM 逻辑处理  
                                      (可选模拟方式)
耗电量 170mW(编码)90mW(解码) 340mW(录像模式下)
封装 超小型LFLGA封装            超小型LFLGA封装 
[1] [2] [下一页]



打印本文 打印本文 关闭窗口 关闭窗口